網友評分: 7.1分
modelsim10.4破解版是一款專業的HDL仿真軟件。該軟件在新的版本中帶來了很多功能,比如說增強了對HDL和Verilog語言IEEE 標準的支持編譯速度更快、效率更高的特點,喜歡的話可以親自體驗下。
1、RTL和門級優化,本地編譯結構,編譯仿真速度快,跨平臺跨版本仿真
2、單內核VHDL和Verilog混合仿真
3、源代碼模版和助手,項目管理
4、集成了性能分析、波形比較、代碼覆蓋、數據流ChaseX、Signal Spy、虛擬對象Virtual Object、Memory窗口、Assertion窗口、源碼窗口顯示信號值、信號條件斷點等眾多調試功能
5、C和Tcl/Tk接口,C調試
6、對SystemC的直接支持,和HDL任意混合
7、支持SystemVerilog的設計功能
8、對系統級描述語言的最全面支持,SystemVerilog,SystemC,PSL
9、ASIC Sign off
10、可以單獨或同時進行行為(behavioral)、RTL級、和門級(gate-level)的代碼
1、直接將用VerilogHDL編寫的128分頻器程序count128.v設置為工程的頂層設計文件,編譯失敗?
快速建立了一個只有一個器件的電路圖文件:Msim.bdf,將輸入輸出信號直接引出來,并將其設為頂層文件,編譯通過
2、編譯通過后進行仿真,仿真失敗?
原因是:
已經設定仿真語言為Verilog HDL
解決方法:
用手工重新寫了一段Verilog HDL語言的頂層設計文件MSim.V。編譯通過,并且仿真正常
3、波形加載慢的問題解決辦法?
方法一
先仿真1ms,然后zoom full一次,在此基礎上再跑1ms,再zoom full,依此類推跑到10ms,這時再zoom full就很快地完成了。我猜原因是前面的9次zoomfull建立了一些緩存數據,以供第10次使用,所以變快了
方法二
變化頻率最大的信號刪除掉,通常情況下,變化頻率最大的信號是時鐘信號,如果一定要保留,那么可以將該信號的format設為literal,或者event,如果format是logic,將嚴重拖慢畫波形的速度。設置的方法是在波形信號處點擊右鍵,選擇format->literal